Moteur de recherche de fiches techniques de composants électroniques |
|
ADE7116 Fiches technique(PDF) 11 Page - Analog Devices |
|
ADE7116 Fiches technique(HTML) 11 Page - Analog Devices |
11 / 152 page ADE7116/ADE7156/ADE7166/ADE7169/ADE7566/ADE7569 Rev. B | Page 11 of 1 52 Table 7. SPI Master Mode Timing (SPICPHA = 1) Parameters Parameter Description Min Typ Max Unit tSL SCLK low pulse width 2SPIR × tCORE1 ns tSH SCLK high pulse width 2SPIR × tCORE1 ns tDAV Data output valid after SCLK edge 3 × tCORE1 ns tDSU Data input setup time before SCLK edge 0 ns tDHD Data input hold time after SCLK edge tCORE1 ns tDF Data output fall time 19 ns tDR Data output rise time 19 ns tSR SCLK rise time 19 ns tSF SCLK fall time 19 ns 1 tCORE depends on the clock divider or CD[2:0] bits of the POWCON SFR, Address 0xC5 (see Table 26); tCORE = 2CD/4.096 MHz. SCLK (SPICPOL = 0) t DSU SCLK (SPICPOL = 1) MOSI MISO MSB LSB LSB IN BITS [6:1] BITS [6:1] t DHD t DR t DAV t DF t SH t SL t SR t SF MSB IN Figure 5. SPI Master Mode Timing (SPICPHA = 1) |
Numéro de pièce similaire - ADE7116_15 |
|
Description similaire - ADE7116_15 |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |