Moteur de recherche de fiches techniques de composants électroniques |
|
AD5024BRUZ-REEL7 Fiches technique(PDF) 6 Page - Analog Devices |
|
AD5024BRUZ-REEL7 Fiches technique(HTML) 6 Page - Analog Devices |
6 / 28 page AD5024/AD5044/AD5064 Data Sheet Rev. F | Page 6 of 28 t4 t3 SCLK SYNC DIN t1 t2 t5 t6 t7 t8 DB31 t9 t10 t11 LDAC1 LDAC2 t13 1ASYNCHRONOUS LDAC UPDATE MODE. 2SYNCHRONOUS LDAC UPDATE MODE. CLR t12 t14 VOUT DB0 Figure 4. Serial Write Operation t8 t4 t6 t15 t18 t16 t17 t10 t5 32 64 SCLK SYNC DIN SDO UNDEFINED INPUT WORD FOR DAC N INPUT WORD FOR DAC N INPUT WORD FOR DAC N + 1 DB0 DB31 DB0 DB31 DB31 DB0 t18 t12 LDAC1 1IF IN DAISY-CHAIN MODE, LDAC MUST BE USED ASYNCHRONOUSLY. CLR Figure 5. Daisy-Chain Timing Diagram |
Numéro de pièce similaire - AD5024BRUZ-REEL7 |
|
Description similaire - AD5024BRUZ-REEL7 |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |