Moteur de recherche de fiches techniques de composants électroniques |
|
CDCVF25081PWRG4 Fiches technique(PDF) 8 Page - Texas Instruments |
|
|
CDCVF25081PWRG4 Fiches technique(HTML) 8 Page - Texas Instruments |
8 / 16 page CDCVF25081 3.3-V PHASED-LOCK LOOP CLOCK DRIVER SCAS671A – OCTOBER 2001 – REVISED FEBRUARY 2003 8 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 PARAMETER MEASUREMENT INFORMATION NOTE: tsk(p)=|tPLH–tPHL| 80% Any Y 50% VDD 20% tf VOL VOH tr CLKIN 0 V VDD tPHL 50% VDD tPLH 80% 50% VDD 20% Figure 4. Propagation Delay and Pulse Skew (Non-PLL Mode) Figure 5 Cload Difference Between FBIN and Yn Pins – pF (CFB + 4 pF) – CYn –150 –100 –50 0 50 100 –10 –8 –6 –4 –2 02468 10 VDD = 3 V PHASE DISPLACEMENT vs CLOAD VDD = 3.6 V VDD = 3.3 V Figure 6 f – Frequency – MHz 0 50 100 150 200 250 300 350 400 450 500 10 20 30 40 50 60 70 80 90 100 VDD = 3.3 V All Outputs Switching CL(Yn) = 25 pF || 500 Ω CYCLE-TO-CYCLE JITTER vs FREQUENCY |
Numéro de pièce similaire - CDCVF25081PWRG4 |
|
Description similaire - CDCVF25081PWRG4 |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |