Moteur de recherche de fiches techniques de composants électroniques |
|
AD73311ARS Fiches technique(PDF) 7 Page - Analog Devices |
|
AD73311ARS Fiches technique(HTML) 7 Page - Analog Devices |
7 / 36 page AD73311 –7– REV. B t1 t2 t3 Figure 1. MCLK Timing TIMING CHARACTERISTICS Limit at Parameter TA = –40 C to +85 C Unit Description Clock Signals See Figure 1 t1 61 ns min MCLK Period t2 24.4 ns min MCLK Width High t3 24.4 ns min MCLK Width Low Serial Port See Figures 3 and 4 t4 t1 ns min SCLK Period t5 0.4 × t1 ns min SCLK Width High t6 0.4 × t1 ns min SCLK Width Low t7 20 ns typ SDI/SDIFS Setup Before SCLK Low t8 0 ns typ SDI/SDIFS Hold After SCLK Low t9 10 ns typ SDOFS Delay from SCLK High t10 10 ns typ SDOFS Hold After SCLK High t11 10 ns typ SDO Hold After SCLK High t12 10 ns typ SDO Delay from SCLK High t13 30 ns typ SCLK Delay from MCLK (AVDD = +5 V 10%; DVDD = +5 V 10%; AGND = DGND = 0 V; TA = TMlN to TMAX, unless otherwise noted) 100 AIOL 100 AIOH CL 15pF +2.1V TO OUTPUT PIN Figure 2. Load Circuit for Timing Specifications t1 t2 t3 t13 t5 t6 t4 MCLK SCLK * SCLK IS INDIVIDUALLY PROGRAMMABLE IN FREQUENCY (MCLK/4 SHOWN HERE). * Figure 3. SCLK Timing |
Numéro de pièce similaire - AD73311ARS |
|
Description similaire - AD73311ARS |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |