Moteur de recherche de fiches techniques de composants électroniques |
|
CDCU2A877ZQLT Fiches technique(PDF) 11 Page - Texas Instruments |
|
CDCU2A877ZQLT Fiches technique(HTML) 11 Page - Texas Instruments |
11 / 14 page www.ti.com t ( ) t ( )dyn t ( )dyn t ( )dyn t ( )dyn t ( ) CDCU2A877 SCAS827 – AUGUST 2006 Figure 11. Dynamic Phase Offset Figure 12. Time Delay Between OE and Clock Output (Y, Y) A. Place the 2200-pF capacitor close to the PLL. B. Use a wide trace for the PLL analog power and ground. Connect PLL and capacitors to AGND trace and connect trace to one GND via (farthest from the PLL). C. Recommended bead: Fair-Rite PN 2506036017Y0 or equilvalent (0.8 Ω dc maximum, 600Ω at 100 MHz). Figure 13. Recommended AVDD Filtering 11 Submit Documentation Feedback |
Numéro de pièce similaire - CDCU2A877ZQLT |
|
Description similaire - CDCU2A877ZQLT |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |