Moteur de recherche de fiches techniques de composants électroniques |
|
MN35503 Fiches technique(PDF) 6 Page - Panasonic Semiconductor |
|
MN35503 Fiches technique(HTML) 6 Page - Panasonic Semiconductor |
6 / 9 page MN35503 For Audio Equipment XIN Clock Frequency [fs] DE-EMP. Reset q: Reset D6 D7 D8 at MD=L at MD=H fs=[kHz] —: Normal 0 0 0 384 256 OFF — 0 0 1 384 256 32 — 0 1 0 384 256 OFF q 0 1 1 576 384 32 — 1 0 0 384 256 44.1 — 1 0 1 384 256 48 — 1 1 0 576 384 OFF q 1 1 1 576 384 OFF — Table 2. Attenuation Control The 5-bit from D1 (MSB) to D5 (LSB) specifies a code of the 32 available attenuation step. (See Table 2.) D1 D2 D3 D4 D5 Code Output Level (dB) 0 0 0 0 0 00H 0.0 0 0 0 0 1 01H –1.0 000 10 02H –2.0 1 1 1 1 0 1EH – 48.1 111 11 1FH – ∞ (mute) Table 3. Mode Control The combination of 3-bit from pins D6 to D8 controls XIN clock frequency, de-emphasis, and reset operation. 0=L, 1=H MD=L: MODE=20, 60 MD=H: MODE=21, 61 .. .. . .. .. . .. .. . D1 D2 D3 D4 D5 D6 D7 D8 Figure 1. Serial Mode Input Signal Timing Serial Mode (MODE=20, 21, 60, 61) MDAT (MA) MCLK (MB) MLAT (MC) 0=L, 1=H |
Numéro de pièce similaire - MN35503 |
|
Description similaire - MN35503 |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |