Moteur de recherche de fiches techniques de composants électroniques |
|
74AUP1G14 Fiches technique(PDF) 3 Page - NXP Semiconductors |
|
74AUP1G14 Fiches technique(HTML) 3 Page - NXP Semiconductors |
3 / 19 page 74AUP1G14_3 © NXP B.V. 2009. All rights reserved. Product data sheet Rev. 03 — 8 July 2009 3 of 19 NXP Semiconductors 74AUP1G14 Low-power Schmitt trigger inverter 7. Pinning information 7.1 Pinning 7.2 Pin description 8. Functional description [1] H = HIGH voltage level; L = LOW voltage level. Fig 4. Pin configuration SOT353-1 (TSSOP5) Fig 5. Pin configuration SOT886 (XSON6) Fig 6. Pin configuration SOT891 (XSON6) 74AUP1G14 n.c. VCC A GND Y 001aaf121 1 2 3 5 4 74AUP1G14 A 001aaf122 n.c. GND n.c. VCC Y Transparent top view 2 3 1 5 4 6 74AUP1G14 A 001aaf123 n.c. GND n.c. VCC Y Transparent top view 2 3 1 5 4 6 Table 3. Pin description Symbol Pin Description TSSOP5 XSON6 n.c. 1 1 not connected A 2 2 data input GND 3 3 ground (0 V) Y 4 4 data output n.c. - 5 not connected VCC 5 6 supply voltage Table 4. Function table[1] Input Output A Y LH HL |
Numéro de pièce similaire - 74AUP1G14 |
|
Description similaire - 74AUP1G14 |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |