Moteur de recherche de fiches techniques de composants électroniques |
|
CA3310AM Fiches technique(PDF) 6 Page - Intersil Corporation |
|
CA3310AM Fiches technique(HTML) 6 Page - Intersil Corporation |
6 / 16 page 6 Timing Diagrams FIGURE 1. FREE RUNNING, STRT TIED LOW, DRST TIED HIGH FIGURE 2. OUTPUT ENABLE/DISABLE TIMING DIAGRAM FIGURE 3. STRT PULSED LOW, DRST TIED HIGH, INTERNAL CLOCK 12 3 4 5 - 12 13 1 23 tD1 DRDY CLK DRDY D0 - D9 INPUT tD DATA DATA N - 1 TRACK N HOLD tD APR DATA N TRACK N + 1 tLOW tHIGH tD2 DRDY OEL OR OEM D0 - D1 OR tDIS tEN 50% 50% 10% 90% OFF TO LOW TO OUTPUT PIN OFF TO HIGH D2- D9 ZL = 50pF TO GND 1k Ω TO VDD ZL = 50pF TO GND 1k Ω TO GND CLK (INTERNAL) 13 1 2 345 tR STRT STRT DRDY INPUT HOLD TRACK HOLD tD3 DRDY tW STRT tD CLK DON’T CARE CA3310, CA3310A |
Numéro de pièce similaire - CA3310AM |
|
Description similaire - CA3310AM |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |