Moteur de recherche de fiches techniques de composants électroniques |
|
74AUP2G80 Fiches technique(PDF) 3 Page - NXP Semiconductors |
|
74AUP2G80 Fiches technique(HTML) 3 Page - NXP Semiconductors |
3 / 18 page 74AUP2G80_1 © Koninklijke Philips Electronics N.V. 2006. All rights reserved. Product data sheet Rev. 01 — 25 August 2006 3 of 18 Philips Semiconductors 74AUP2G80 Low-power dual D-type flip-flop; positive-edge trigger 6. Pinning information 6.1 Pinning 6.2 Pin description Fig 4. Pin configuration SOT765-1 (VSSOP8) 74AUP2G80 1CP VCC 1D 1Q 2D GND 2CP 001aaf308 1 2 3 4 6 5 8 7 2Q Fig 5. Pin configuration SOT833-1 (XSON8) Fig 6. Pin configuration SOT902-1 (XQFN8) 74AUP2G80 2D VCC 2CP 1D 1CP GND 001aaf309 36 27 18 45 Transparent top view 2Q 1Q 001aaf310 1D 2D 1CP 2CP Transparent top view 3 6 1 5 7 2 terminal 1 index area 74AUP2G80 2Q 1Q Table 3. Pin description Symbol Pin Description SOT765-1/SOT833-1 SOT902-1 1CP 1 7 clock pulse input 1D 2 6 data input 2Q 3 5 data output GND 4 4 ground (0 V) 2CP 5 3 clock pulse input 2D 6 2 data input 1Q 7 1 data output VCC 8 8 supply voltage |
Numéro de pièce similaire - 74AUP2G80 |
|
Description similaire - 74AUP2G80 |
|
|
Lien URL |
Politique de confidentialité |
ALLDATASHEET.FR |
ALLDATASHEET vous a-t-il été utile ? [ DONATE ] |
À propos de Alldatasheet | Publicité | Contactez-nous | Politique de confidentialité | Echange de liens | Fabricants All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |